首页> 中国专利> 基于MIG逻辑的RRAM迭代乘法器电路及实现方法

基于MIG逻辑的RRAM迭代乘法器电路及实现方法

摘要

本公开提供了一种基于MIG逻辑的RRAM迭代乘法器电路,包括:I/O模块,第二级数据选择器,控制模块,第一级数据选择器,列译码器,RRAM单元阵列,响应模块以及读出模块。本公开采用阻变存储器和MAJ逻辑之间的关系,运用在计算方面,可以大幅度的减少运算的步骤,从而减少了步骤过多而在组边存储器内部产生的误差,提高了计算的准确性;同时本公开完成相同规模的乘法运算所需要的RRAM单元数量较少,从而可以有效的降低因为RRAM自身波动性,即阻值的不稳定性引起的计算误差。

著录项

  • 公开/公告号CN108109655A

    专利类型发明专利

  • 公开/公告日2018-06-01

    原文格式PDF

  • 申请/专利权人 中国科学院微电子研究所;

    申请/专利号CN201711468243.8

  • 发明设计人 张锋;范冬宇;

    申请日2017-12-28

  • 分类号G11C13/00(20060101);G06F7/523(20060101);H03K19/08(20060101);

  • 代理机构11021 中科专利商标代理有限责任公司;

  • 代理人曹玲柱

  • 地址 100029 北京市朝阳区北土城西路3号

  • 入库时间 2023-06-19 05:31:18

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2018-06-26

    实质审查的生效 IPC(主分类):G11C13/00 申请日:20171228

    实质审查的生效

  • 2018-06-01

    公开

    公开

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号