首页> 中国专利> 一种FPGA配置多启动低资源占用更新方法及实施系统

一种FPGA配置多启动低资源占用更新方法及实施系统

摘要

本发明公开了一种FPGA配置多启动低资源占用更新方法。本发明包括:FPGA模块101,通信模块102,Flash存储模块103。FPGA模块101上电启动后默认进入用户程序。需要更新时,主机端104发送重启命令,FPGA模块101通过内置的专用加载逻辑加载Flash存储模块103中的远程更新程序。主机端104将新用户程序发送给FPGA模块101,FPGA模块101将新程序存储至Flash存储模块103中,程序传输并存储完成后,FPGA模块101通过内置的专用加载逻辑,加载新程序,实现程序更新。本发明能够在不增加成本,不借助其他额外控制芯片,在非断电情况下在线更改配置程序的功能,特别适合仅使用FPGA作为处理芯片的现场应用的情况下,特别适宜现场系统的更新和维护。

著录项

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2018-01-09

    实质审查的生效 IPC(主分类):G06F9/445 申请日:20170727

    实质审查的生效

  • 2017-12-15

    公开

    公开

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号