首页> 中国专利> 通过共同优化逻辑核块和存储器冗余来实现面积减小的技术

通过共同优化逻辑核块和存储器冗余来实现面积减小的技术

摘要

公开了用于通过确定备用核布局来实现嵌入式存储器阵列的尺寸减小的技术。在实施例中,包括全局过程参数的输入参数与设计特性组合以计算对应于管芯的潜在冗余构造的产量值。可以对所产生的产量进行比较以确定哪个冗余构造适合于维持特定的产量。被配置有一个或多个备用核(在其中没有冗余存储器)的管芯导致等于或超过具有常规存储器冗余的管芯的产量的产量。在一些示例性情况下,从核中消除存储器冗余。另一实施例提供了具有包括冗余核的阵列的半导体结构,每个核包括存储器阵列和逻辑结构的组成,其中每个冗余核的存储器阵列中的至少一个存储器阵列在没有行冗余和列冗余的至少其中之一的情况下被实现。

著录项

  • 公开/公告号CN106463180A

    专利类型发明专利

  • 公开/公告日2017-02-22

    原文格式PDF

  • 申请/专利权人 英特尔公司;

    申请/专利号CN201480079672.4

  • 申请日2014-07-08

  • 分类号G11C29/00(20060101);G11C5/02(20060101);

  • 代理机构72002 永新专利商标代理有限公司;

  • 代理人陈松涛;王英

  • 地址 美国加利福尼亚

  • 入库时间 2023-06-19 01:45:31

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2017-08-01

    实质审查的生效 IPC(主分类):G11C29/00 申请日:20140708

    实质审查的生效

  • 2017-02-22

    公开

    公开

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号