首页> 外文期刊>電子情報通信学会技術研究報告. ディペンダブルコンピュ-ティング. Dependable Computing >重み付き故障カバレージに基づくテストパターン並替えの高速化手法
【24h】

重み付き故障カバレージに基づくテストパターン並替えの高速化手法

机译:基于故障的故障覆盖基于测试模式成人超速方法

获取原文
获取原文并翻译 | 示例
           

摘要

半導体製造技術の微細化高集積化に伴い,欠陥レベルの事前見積り値と実製品に対する値の乖離が問題となっている.著者らは,クリティカルエリアに基づく重み付き故障カバレージを用いて出荷VLSIチップの欠陥レベルを低減させる手法を提案してきた.本研究では,ブリッジ故障とオープン故障を対象に,テストパターンの並替えの高速化手法について評価を行う.クリティカルエリアの分布に基づき,対象故障から2個のグループを作成する.それぞれのグループに対してテスト生成を行い,一方のテストパターンのみ並替えを行う.また,ウインドウベースの並替えについても検討する.これらの手法により,従来の並替え手法と比較して,わずかなテストパターン数の増加に対し,処理時間を大幅に削減できることを示す.
机译:随着半导体制造技术的小型化高集成,缺陷级预估计值的问题和实用产品的值的值是问题。 作者提出了一种基于关键区域使用加权故障覆盖率来减少运输VLSI芯片的缺陷水平的方法。 在这项研究中,我们评估了更换桥式故障和打开故障的测试模式的高速方法。 基于关键区域的分布,从目标失败创建两组。 在每个组上执行测试生成,并且只求出一个测试模式。 此外,我们还将考虑Windows基础并行。 这些技术表明,与传统重新排列方法相比,可以显着降低处理时间以增加测试图案的数量。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号