首页> 外文期刊>電子情報通信学会技術研究報告. ディペンダブルコンピュ-ティング. Dependable Computing >信頼性と時間オーバーヘッド間のトレードオフを考慮した面積制約にもとづくRDRアーキテクチャ向けフォールトセキュア高位合成手法
【24h】

信頼性と時間オーバーヘッド間のトレードオフを考慮した面積制約にもとづくRDRアーキテクチャ向けフォールトセキュア高位合成手法

机译:基于面积约束的RDR架构故障安全高级合成方法考虑可靠性和时间开销之间的折衷

获取原文
获取原文并翻译 | 示例
           

摘要

半導体の微細化技術の進展に伴い,ソフトエラーに起因する信頼性の低下,及び配線遅延の相対的増大が問題となっている.信頼性の低下を克服する手法のひとつに並行誤り検出を用いたフォールトセキュア設計手法があり,演算処理の部分的な二重化を考えることで信頼性とオーバーヘッドのトレードオフを考慮した設計が可能となる.本稿では,小さいオーバーヘッドで大きな信頼性向上が得られるよう高位合成段階での適用を前提とし,設計手法を提案する.提案手法のポイントは三点あり,第一にRDRアーキテクチャを対象とすることで高位合成段階で配線遅延を考慮できるようにする.第二に面積制約を通常計算用に用意したRDRアーキテクチャとすることで面積オーバーヘッドなくフォールトセキュア設計を実現する.第三に与えられた時間制約のもとで信頼性の最大化を目指す.提案手法を計算機上に実装し,従来手法と比較した結果,時間及び面積オーバーヘッドなく最大44%の信頼性向上を達成した.さらに,面積オーバーヘッドの増大を許容しなくとも50%程度の時間オーバーヘッドを許容することで演算処理の完全な二重化が実現可能であることを示した.
机译:随着半导体小型化技术的发展,由于软误差和布线延迟相对增加,可靠性的相对增加是问题。在其中一个方法中使用并发错误检测存在故障安全设计方法,以克服可靠性降低,并考虑算术处理的部分双工,可以设计可靠性和开销折衷。在本文中,我们提出了一种在高开销的应用前提下的设计方法,以获得大的可靠性改进。所提出的方法的点是三个点,并且可以通过首先执行RDR架构来考虑高电平合成阶段的布线延迟。其次,区域约束是为正常计算做好的RDR架构,并且在没有区域开销的情况下实现故障安全设计。旨在最大限度地在给予其给出的时间约束下的可靠性。所提出的方法在计算机上实现,并且由于与传统方法相比,实现了多达44%的可靠性改善,而不是时间和面积开销。此外,通过允许面积开销增加到大约50%的时间开销,结果表明算术处理的完全双重复制是可行的。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号