首页> 外文期刊>電子情報通信学会技術研究報告. 集積回路. Integrated Circuits and Devices >最適周波数および最適電圧を検出する量子化デコーダの開発とこれを応用したDVPS制御形動きベクトル検出プロセッサの開発
【24h】

最適周波数および最適電圧を検出する量子化デコーダの開発とこれを応用したDVPS制御形動きベクトル検出プロセッサの開発

机译:量化解码器,其检测最佳频率和最佳电压和DVPS控制运动矢量检测处理器施加适用的发展的发展

获取原文
获取原文并翻译 | 示例
获取外文期刊封面目录资料

摘要

動的電圧·周波数スケーリング(Dynamic Voltage and Frequency Scaling: DVFS)制御方式の電力削減効果を最大限に発揮するために、量子化デコーダ(ONT-D)を開発した。ONT-Dは信号処理量(M)から、量子化処理量(Q)を生成する。QガDC/DCレベルコンバータ(DC/DC-C)、PLLクロックドライバ(PLL-CD)に送出されると、Qに応じたクロッグ周波数のクロックパルスと供給電圧が生成される。本QNT-Dと符号化対象マクロプロック(MB)毎に必要なMを事前に予測するA~2BC (Adaptively Assigned Breaking-off Condition)アルゴリズムを通用した動きベクトル検出(Motion Estimation: ME)プロセッサを90-nm CMOS技術を用いて開発した。CIFサイズの4種のテスト画像を用いて、本プロセッサを評価した結果、総消費電力(P_T)は38.65~99.55μWとなった。これは、DVFS制御を適用しない従来形プロセッサのP_Tの僅か3.275~8.412%である。
机译:动态电压和频率缩放:DVFS开发了一种量化解码器(ONT-D),以最大限度地提高控制方法的功率降低效果。 ONT-D从信号处理量(M)产生量化处理量(Q)。 Q DC / DC电平转换器(DC / DC-C),当发送到PLL时钟驱动器(PLL-CD)时,根据Q产生时钟脉冲和电源电压。运动估计(ME)处理器90运动估计(ME)处理器使用A到2BC(自适应分配的断开条件)算法,其预测M个以预测每个QNT-D和编码目标Macropox(MB)的M。 - 使用-nm开发CMOS技术。由于使用四种类型的CIF尺寸的测试图像评估该处理器,总功耗(P_T)为38.65至99.55μW。这仅是常规处理器的P_T的3.275至8.412%,不适用于DVFS控制。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号