首页> 外文期刊>トランジスタ技術 >ディジタル処理のためのアナログ回路設計:第5回 雑音に強い差動入力で高分解能を引き出す-逐次比較型A-Dコンバータのプリアンプ設計
【24h】

ディジタル処理のためのアナログ回路設計:第5回 雑音に強い差動入力で高分解能を引き出す-逐次比較型A-Dコンバータのプリアンプ設計

机译:用于数字处理的模拟电路设计:单元5通过抗噪声差分输入实现高分辨率-顺序比较型A-D转换器的前置放大器设计

获取原文
获取原文并翻译 | 示例
       

摘要

一般にA-DコンバータICの入力部には,アナログ信号を増幅するプリアンプとアンチエイリアシング·フィルタと呼ばれるフィルタ回路を外付けします.これは逐次比較型でも同様です.特に,最近の逐次比較型A-Dコンバータ(表5-1)は分解能が高くなっており,その回路方式やゲインの決め方,アンチエイリアシング·フィルタの設計方法が変換精度に大きな影響を与えます.本稿では,12ビット逐次比較型A-DコンバータAD7265を例にして,分解能が上がってきている最近の逐次比較型に対応できるプリアンプの作り方を解説します.
机译:通常,将模拟信号放大的前置放大器和称为抗混叠滤波器的滤波器电路外部连接至A-D转换器IC的输入部分。这也适用于顺序比较类型。特别地,最近的顺序比较型A-D转换器(表5-1)具有高分辨率,并且抗混叠滤波器的电路方法,如何确定增益以及设计方法对转换精度具有很大的影响。在本文中,我们将以12位顺序比较型A-D转换器AD7265为例,说明如何制作一个能够支持分辨率不断提高的最新顺序比较型的前置放大器。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号