首页> 外文期刊>トランジスタ技術 >書き込み前に回路動作を検証できるシミュレーション·ツール
【24h】

書き込み前に回路動作を検証できるシミュレーション·ツール

机译:可以在写入之前验证电路运行情况的仿真工具

获取原文
获取原文并翻译 | 示例
       

摘要

2006年4月号では,パソコンで設計したディジタル回路を直接MAX IIに書き込みました.しかし現場では,HDLを書きながらシミュレーションを繰り返し,確実に動く回路に仕上げた後に,CPLDに書き込む作業をしています.つまり,ディジタル回路設計のほとんどはパソコン上だけで行われます.現在,2種類のHDLが広く使われています.一つはVerilog,もう一つはVHDLです.付録CD-ROMには,Verilog専用のディジタル回路シミュレーション·ツールが収録されています.回路をVerilogで書いてこのシミュレータにかければ,MAX IIに書き込む前に,設計した回路の動作をパソコン上で確認できます.なおVeritakは,Verilog-2001に準拠しています.
机译:在2006年4月号中,我写了一个由个人计算机设计的数字电路,直接用于MAX II。但是,在现场,我们在编写HDL时重复仿真,完成电路以使其可靠工作,然后将其写入CPLD。换句话说,大多数数字电路设计仅在个人计算机上完成。当前,两种类型的HDL被广泛使用。一个是Verilog,另一个是VHDL。附录CD-ROM包含专用于Verilog的数字电路仿真工具。如果用Verilog编写电路并在此模拟器上运行,则可以在将计算机写入MAX II之前检查计算机上设计电路的运行情况。 Veritas符合Verilog-2001。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号