首页> 外文期刊>電子情報通信学会技術研究報告. VLSI設計技術. VLSI Design Technologies >ゲートレベルパイプライン型自己同期回路における順序回路の最適化
【24h】

ゲートレベルパイプライン型自己同期回路における順序回路の最適化

机译:门级流水线自同步电路中的时序电路优化

获取原文
获取原文并翻译 | 示例
获取外文期刊封面目录资料

摘要

微細化に伴いロバスト性の高い回路が求められており,我々の提案するDualパイプライン型自己同期回路はそれを解決しうると考えているが,デジタル回路設計に必要不可欠な自動設計の手法が碓立されていない.自己同期回路の設計では順序回路を設計する際にループがある箇所の最適化を適切に行わなくてはならない.自己同期回路にループがある場合にどのような動作をするかを調べ,スループットを最適化する設計フローを作成し,これを評価した.
机译:小型化需要具有高鲁棒性的电路,我们认为我们提出的双流水线型自同步电路可以解决该问题,但是数字电路设计必不可少的自动设计方法是它没有被架设。在自同步电路的设计中,当设计时序电路时,有必要适当地优化存在环路的位置。我们研究了存在环路时自同步电路的行为,创建了优化吞吐量的设计流程,并对其进行了评估。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号