首页> 外文期刊>電子情報通信学会技術研究報告. シリコン材料·デバイス. Silicon Devices and Materials >周期的同期方式によるマルチコアSOCプラットフォーム向けクロッキング·アーキテクチャ
【24h】

周期的同期方式によるマルチコアSOCプラットフォーム向けクロッキング·アーキテクチャ

机译:具有周期性同步的多核SOC平台的时钟架构

获取原文
获取原文并翻译 | 示例
           

摘要

システム·オン·チップ(SOC)上に集積されるコア数が増加し、また様々な周波数のクロックが要求されるのにともない、クロック生成?分配、及び同期化の方法が、SOC設計においてますます重要な課題になってきている。 マルチコアSOCに向けて、決定的(deterministic)なチップ動作とタイミング設計の効率化を目的とした、新たなクロッキング·アーキテクチャを提案する。 周期的同期方式(periodically all-in-phase)に基づいており、厳密なスキュー調整が不要なグローバル·クロック信号分配、グローバル·クロック信号から81ステップの周波数のクロックを生成可能なコア·クロック生成回路、及び耐スキュー性のあるバス?ラッパー回路を組み合わせることで、2サイクル程度のクロック間スキューが存在する状況でも、異なる周波数で動作するコア間で同期的なデータ転送が可能である。
机译:随着集成在片上系统(SOC)上的内核数量的增加以及需要各种频率的时钟,时钟生成,分配和同步的方法在SOC设计中变得越来越普遍。它正在成为一个重要的问题。对于多核SOC,我们提出了一种新的时钟架构,旨在提高确定性芯片操作和时序设计的效率。一种核心时钟生成电路,该电路基于周期性的全相,并且可以从不需要严格偏斜调整的全局时钟信号分布和全局时钟信号生成频率为81阶的时钟。通过将总线包装器电路与偏斜电阻相结合,即使在两个时钟之间的偏斜情况下,也可以在以不同频率工作的内核之间同步传输数据。

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号