首页> 外文期刊>電子情報通信学会技術研究報告. 集積回路. Integrated Circuits and Devices >アイドル時のキャッシュ電源遮断による性能ペナルティとその削減手法
【24h】

アイドル時のキャッシュ電源遮断による性能ペナルティとその削減手法

机译:通过在空闲时关闭缓存电源来降低性能的方法及其减少方法

获取原文
获取原文并翻译 | 示例
获取外文期刊封面目录资料

摘要

プロセッサがアイドル時に消費するリーク電力が全消費電力に占める割合は,トランジスタの微細化が進むにつれて年々上昇を続け問題となっている.このようなリーク電力を削減する目的で,プロセッサアイドル時にコアへの電源供給を遮断するパワーゲーテイング技術がモバイル向け·デスクトップ向けのプロセッサで広く用いられている.現行のシステムでは,CPUのアイドル時間が一定の閾値を越えた場合にコアへの電源遮断を制御しているが,このとき問題になるのがスリープモード中にキャッシュに存在するデータが揮発することによって生じるスリープ復帰後のキャッシュミスの増大である.本研究ではコアがスリープモードに入った場合に生じるキャッシュフラッシュの影響によるキャッシュミス増大を回避するための,キャッシュプリフェッチ手法を提案しその効果について予備的な評価を行う.
机译:随着晶体管的小型化的发展,闲置时处理器消耗的泄漏功率与总功耗的比例逐年增加,这已成为一个问题。为了减少这种泄漏功率,电源门控技术广泛应用于移动和台式机处理器,该技术在处理器空闲时切断向内核供电。在当前系统中,当CPU的空闲时间超过某个阈值时,将控制内核的断电,但是此时的问题是缓存中存在的数据在睡眠模式下会挥发。从睡眠返回后,高速缓存未命中次数增加了。在这项研究中,我们提出了一种高速缓存预取方法,以避免由于内核进入睡眠模式时发生的高速缓存刷新的影响而导致高速缓存未命中的增加,并对其效果进行初步评估。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号