首页> 外文期刊>Journal of Low Power Electronics >A Low Power L1 Cache Design Based on Data and Tag Re-Mapping
【24h】

A Low Power L1 Cache Design Based on Data and Tag Re-Mapping

机译:基于数据和标签重新映射的低功耗L1缓存设计

获取原文
获取原文并翻译 | 示例
           

摘要

In this work, we propose an architecture-level power optimization technique for L1 caches. The idea is to unify the DATA and TAG fields in a unique embedded static RAM and an intelligent cache controller to minimize the latency penalty. Moreover, an intermediate high-speed pre-fetch buffer optimizes the whole system. We apply this approach to direct-mapped instruction cache and set-associative data cache. Experimental results indicate the power saving by 20% with latency overhead by 12%.
机译:在这项工作中,我们提出了一种用于L1缓存的体系结构级功耗优化技术。想法是统一唯一嵌入式静态RAM和智能缓存控制器中的DATA和TAG字段,以最大程度地减少延迟损失。此外,中间的高速预取缓冲区可优化整个系统。我们将此方法应用于直接映射指令高速缓存和集合关联数据高速缓存。实验结果表明节电20%,等待时间开销减少12%。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号