机译:低功率低压双边缘触发触发器的比较分析
Electr. & Comput. Eng. Dept. Univ. of Waterloo Ont. Canada;
flip-flops; low-power electronics; CMOS digital integrated circuits; delay estimation; VLSI; comparative analysis; low-power flip-flops; low-voltage flip-flops; static dual-edge-triggered flip-flops; flip-flops performance; power dissipation; optimal;
机译:低功耗低压双沿触发触发器的比较分析
机译:低功耗低压双沿触发触发器的比较分析
机译:低压,低功耗,高速0.25μmGaAs HEMT延迟触发器
机译:具有时钟门控的基于双沿触发的触发器的电路时序分析
机译:低压低功耗模拟集成电路的分析,设计和建模。
机译:低功耗数据收集的子采样框架比较:比较分析
机译:低功耗高性能标准单元触发器的比较研究