首页> 外文期刊>Solid-State Circuits, IEEE Journal of >An Inductor-Less Noise-Cancelling Broadband Low Noise Amplifier With Composite Transistor Pair in 90 nm CMOS Technology
【24h】

An Inductor-Less Noise-Cancelling Broadband Low Noise Amplifier With Composite Transistor Pair in 90 nm CMOS Technology

机译:采用90 nm CMOS技术的具有复合晶体管对的无电感降噪宽带低噪声放大器

获取原文
获取原文并翻译 | 示例
获取外文期刊封面目录资料

摘要

A new broadband low-noise amplifier (LNA) is proposed in this paper. The LNA utilizes a composite NMOS/PMOS cross-coupled transistor pair to increase the amplification while reducing the noise figure. The introduced approach provides partial cancellation of noise generated by the input transistors, hence, lowering the overall noise figure. Theory, simulation and measurement results are shown in the paper. An implemented prototype using IBM 90 nm CMOS technology is evaluated using on-wafer probing and packaging. Measurements show a conversion gain of 21 dB across 2–2300 MHz frequency range, an IIP3 of $-$1.5 dBm at 100 MHz, and minimum and maximum noise figure of 1.4 dB and 1.7 dB from 100 MHz to 2.3 GHz for the on-wafer prototype. The LNA consumes 18 mW from 1.8 V supply and occupies an area of 0.06 ${hbox{mm}}^{2}$.
机译:本文提出了一种新型的宽带低噪声放大器(LNA)。 LNA利用NMOS / PMOS复合交叉耦合晶体管对来增加放大率,同时降低噪声系数。引入的方法可部分消除输入晶体管产生的噪声,因此降低了总体噪声系数。本文显示了理论,仿真和测量结果。使用晶圆上探测和封装对使用IBM 90 nm CMOS技术的已实现原型进行评估。测量显示,在2–2300 MHz频率范围内的转换增益为21 dB,在100 MHz时的IIP3为$-$ 1.5 dBm,在晶圆上从100 MHz到2.3 GHz时的最小和最大噪声系数分别为1.4 dB和1.7 dB原型。 LNA从1.8 V电源消耗的功率为18 mW,占用的面积为0.06 $ {hbox {mm}} ^ {2} $。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号