机译:高效的低成本神经网络路由结构,用于增强神经网络硬件实现
Ulster Univ, Sch Comp Engn & Intelligent Syst, Coleraine BT48 7JL, Londonderry, North Ireland;
Guangxi Normal Univ, Fac Elect Engn, Guangxi Key Lab Multisource Informat Min & Secur, Guilin 541004, Peoples R China;
Univ Surrey, Surrey Business Sch, Dept Business Transformat & Sustainable Enterpris, Guildford GU2 7XH, Surrey, England;
Spiking neural networks; Networks-on-chip; Routing arbitration;
机译:具有拥塞感知路由算法的低功率和低电平路由器,用于尖刺神经网络硬件实现
机译:扩展神经网络硬件实现的可扩展分层片上网络体系结构
机译:通过使用流量感知的自适应片上网络路由器提高互连密度,以增强神经网络硬件的实现
机译:区域高效架构,用于在可重构硬件上进行生物合理的尖峰神经网络的大规模实现
机译:神经尖峰压缩传感算法的高效硬件实现
机译:尖峰神经网络有效硬件实现的概率尖峰传播
机译:用于尖峰神经网络硬件实现的高效,低成本的路由架构