首页> 外文期刊>NASA Tech Briefs >Hardware Implementation Of Serially Concatenated Ppm Decoder
【24h】

Hardware Implementation Of Serially Concatenated Ppm Decoder

机译:串联Ppm解码器的硬件实现

获取原文
获取原文并翻译 | 示例
           

摘要

A prototype decoder for a serially concatenated pulse position modulation (SCPPM) code has been implemented in a field-programmable gate array (FPGA). At the time of this reporting, this is the first known hardware SCPPM decoder. The SCPPM coding scheme, conceived for free-space optical communications with both deep-space and terrestrial applications in mind, is an improvement of several dB over the conventional Reed-Solomon PPM scheme. The design of the FPGA SCPPM decoder is based on a turbo decoding algorithm that requires relatively low computational complexity while delivering error-rate performance within approximately 1 dB of channel capacity.
机译:用于串行级联脉冲位置调制(SCPPM)代码的原型解码器已在现场可编程门阵列(FPGA)中实现。在撰写此报告时,这是第一个已知的硬件SCPPM解码器。 SCPPM编码方案是专为考虑深空和地面应用的自由空间光通信而设计的,比传统的Reed-Solomon PPM方案提高了几dB。 FPGA SCPPM解码器的设计基于Turbo解码算法,该算法要求较低的计算复杂度,同时在大约1 dB的信道容量内提供错误率性能。

著录项

  • 来源
    《NASA Tech Briefs》 |2009年第3期|p.2830|共2页
  • 作者

  • 作者单位
  • 收录信息
  • 原文格式 PDF
  • 正文语种 eng
  • 中图分类 航空;
  • 关键词

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号