机译:用于3D-HEVC帧内预测的高效硬件解决方案
Univ Burgundy Lab LE2I 9 Ave Alain Savary F-21000 Dijon France;
FPGA; Real time; 3D-HEVC; Depth modelling modes (DMMs); Intra-prediction;
机译:UHD 8K能量质量可扩展HEVC内部预测悲伤单元硬件使用优化和可配置的不精确添加剂
机译:3D-HEVC深度地图帧内预测的高吞吐量硬件
机译:用于3D-HEVC视差估计的高吞吐量硬件设计
机译:用于H.264 / AVC解码器的帧内预测的高效硬件设计
机译:高效硬件设计自动化和硬件友好学习的方法
机译:用于电子鼻数据编码和分类的可硬件部署的神经形态解决方案
机译:一种快速高效的3D-HEVC方法,用于复杂性降低,基于视图间,时空和纹理深度的相关性