AES, Technische Universität Berlin, Einsteinufer 17, Berlin, Germany;
INESC-ID, IST, Universidade de Lisboa, Rua Alves Redol 9, Lisbon, Portugal;
AES, Technische Universität Berlin, Einsteinufer 17, Berlin, Germany;
AES, Technische Universität Berlin, Einsteinufer 17, Berlin, Germany;
AES, Technische Universität Berlin, Einsteinufer 17, Berlin, Germany;
INESC-ID, IST, Universidade de Lisboa, Rua Alves Redol 9, Lisbon, Portugal;
INESC-ID, IST, Universidade de Lisboa, Rua Alves Redol 9, Lisbon, Portugal;
INESC-ID, IST, Universidade de Lisboa, Rua Alves Redol 9, Lisbon, Portugal;
Decoder; Graphics Processor Unit (GPU); High Efficiency Video Coding (HEVC); In-loop filters; Parallelization;
机译:解块滤波过程的优化并行顺序方案,用于使用GPU增强HEVC标准的性能
机译:基于GPU的HEVC / H.265并行去块滤波新策略
机译:适用于具有4 K / 8 K-UHD视频应用的多核HEVC硬件解码器的跨瓦片边界的有效环路内滤波
机译:嵌入式系统中的HEVC环路滤波器GPU并行化
机译:一种用于环路滤波的新型自适应三边滤波器。
机译:基于深卷积神经网络的VVC环路滤波
机译:基于偏移的HEVC中的循环循环滤波