【24h】

Efficient Encoding Architecture For Ieee 802.16e Ldpc Codes

机译:Ieee 802.16e Ldpc代码的高效编码架构

获取原文
获取原文并翻译 | 示例

摘要

The weakness of implementation for LDPC encoder is that conventional binary Matrix Vector Multiplier has many clock cycles which lead to limited throughput. In this letter in order to construct efficient architecture, we target on IEEE 802.16e LDPC encoders. Over the standard H matrices with Circulant Permutation Matrices, we propose semi-parallel architecture by using cyclic right shift registers and exclusive-OR instead of complex Matrix Vector Multipliers. Proposed efficient encoder for IEEE 802.16e LDPC satisfies compact size and high throughput.
机译:LDPC编码器实现的弱点在于,传统的二进制矩阵矢量乘法器具有许多时钟周期,从而导致吞吐量受限。在这封信中,为了构建有效的体系结构,我们针对IEEE 802.16e LDPC编码器。在带有循环置换矩阵的标准H矩阵上,我们提出了半并行架构,即使用循环右移寄存器和异或运算而不是复数矩阵向量乘法器。提议的用于IEEE 802.16e LDPC的高效编码器满足紧凑的尺寸和高吞吐量。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号