首页> 外文期刊>IEEE Transactions on Signal Processing >A new realization for multiprocessor implementation of 2-D denominator-separable digital filters for real-time processing
【24h】

A new realization for multiprocessor implementation of 2-D denominator-separable digital filters for real-time processing

机译:用于实时处理的二维分母可分离数字滤波器的多处理器实现的新实现

获取原文
获取原文并翻译 | 示例

摘要

An efficient multiprocessor implementation of 2D denominator-separable digital filters for real-time processing is presented. The realization is derived by minimizing the throughput delay and maximizing the parallelism using the basic primitive structure of M.Y. Dabbagh and W.E. Alexander (see ibid. vol.37, no.6, p.872-81, 1989). The proposed realization is as good and efficient as their realizations for the implementation of symmetric fan filters. It is shown that in special cases the proposed realization may be more efficient.
机译:提出了一种用于实时处理的2D分母可分离数字滤波器的高效多处理器实现。通过使用M.Y的基本基本结构最小化吞吐量延迟并最大化并行度来获得实现。 Dabbagh和W.E.亚历山大(见同上,第37卷,第6期,第872-81页,1989年)。所提出的实现与其对称风扇滤波器的实现一样好且有效。结果表明,在特殊情况下,建议的实现可能会更有效。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号