机译:使用不受信任的模块检测第三方知识产权中的硬件木马
Trey Reece is with the Security and Fault Tolerance (SAF-T) research group in the Department of Electrical Engineering and Computer Science (EECS) at Vanderbilt University, Nashville, TN 37235-1824 USA.(Email: trey.reece@vanderbilt.edu);
Circuit Synthesis; design methodology; formal verification; security;
机译:使用属性检查技术在行为知识产权(IP)中检测硬件木马
机译:SIMCOM:运行时硬件木马检测模块间通信的统计嗅探
机译:使用参数化硬件模块对硅知识产权设计进行快速无乘法器近似DCT的高效VLSI实现
机译:EETD:一种在不可信的片上网络中运行时硬件木马检测的节能设计
机译:用于不受信任的FPGA比特流中的硬件木马检测的多参数功能侧信道分析方法。
机译:筹码中的硬件特洛伊木马:检测和预防调查
机译:SIMCOM:运行时硬件木马检测模块间通信的统计嗅探
机译:通过证明承载硬件知识产权获取可信模块。