机译:基于源极退化拓扑的宽带CMOS级联低噪声放大器设计
CMOS analogue integrated circuits; MMIC amplifiers; cascade networks; impedance matching; wideband amplifiers; 0.25 micron; 2.7 to 3.7 dB; 20 mW; 3.2 to 4.8 GHz; CMOS LNA; CMOS analog integrated circuits; MOSFET model; active circuits; arbitrary source degeneration; b;
机译:基于源极退化拓扑的宽带CMOS级联低噪声放大器设计
机译:CMOS Cascode公共源段接收器前端的设计与分析,在65 nm技术过程中具有电感变性低噪声放大器
机译:匹配电容源的低噪声,低失真CMOS AM宽带放大器
机译:45nm CMOS技术中具有电感性退化拓扑的级联共源LNA的不同输入阻抗匹配电路
机译:用于无线应用的CMOS RF低噪声放大器和混频器的设计。
机译:基于源调制和像素内高Q无源开关电容N路径滤波器的低噪声CMOS THz成像器
机译:用于宽带分布式功率放大器的GaN基平衡共源共栅单元的设计