机译:具有自校准带宽的全数字扩频时钟发生器
Graduate Institute of Electronics Engineering and Department of Electrical Engineering, National Taiwan University, Taipei, Taiwan, R.O.C.|c|;
All-digital phase-locked loop; delta-sigma modulator; spread spectrum clock generator; time-to-digital converter;
机译:低成本,低功耗全数字扩频时钟发生器
机译:用于扩频时钟发生器的基于相位旋转器的全数字锁相环
机译:基于计数器的全数字扩频时钟发生器,可在65nm CMOS中大幅降低EMI
机译:采用65nm CMOS技术的低功耗小面积全数字扩频时钟发生器
机译:用于无线多址通信的超宽带扩频技术。
机译:具有2.4Ghz时钟速率的100Mhz带宽80dB动态范围连续时间Δ-Σ调制器
机译:用于asICs'速度测试的芯片全数字可配置时钟发生器