首页> 外文期刊>Micro, IEEE >Coordinating DRAM and Last-Level-Cache Policies with the Virtual Write Queue
【24h】

Coordinating DRAM and Last-Level-Cache Policies with the Virtual Write Queue

机译:通过虚拟写入队列协调DRAM和最后一级缓存策略

获取原文
获取原文并翻译 | 示例
           

摘要

To alleviate bottlenecks in this era of many-core architectures, the authors propose a virtual write queue to expand the memory controller's scheduling window through visibility of cache behavior. Awareness of the physical main memory layout and a focus on writes can shorten both read and write average latency, reduce memory power consumption, and improve overall system performance.
机译:为了缓解多核体系结构时代的瓶颈,作者提出了一个虚拟写入队列,以通过对缓存行为的可见性来扩展内存控制器的调度窗口。意识到物理主内存布局并关注写操作可以缩短读写平均延迟,减少内存功耗并提高整体系统性能。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号