首页> 外文期刊>IEEE Transactions on Circuits and Systems. II >Efficient FIR filter architectures suitable for FPGA implementation
【24h】

Efficient FIR filter architectures suitable for FPGA implementation

机译:适用于FPGA实现的高效FIR滤波器架构

获取原文
获取原文并翻译 | 示例
           

摘要

This paper describes efficient architectures for FIR filters. By exploiting the reduced complexity made possible by the use of two powers-of-two coefficients, these architectures allow the implementation of high sampling rate filters of significant length on a single field-programmable gate array (FPGA).
机译:本文介绍了FIR滤波器的有效架构。通过利用两个二乘幂系数所带来的降低的复杂度,这些架构允许在单个现场可编程门阵列(FPGA)上实现相当长的高采样率滤波器。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号