首页> 中文会议>第十八届全国青年通信学术年会 >基于FPGA的高效FIR滤波器的设计与实现

基于FPGA的高效FIR滤波器的设计与实现

摘要

针对水声信号的数字均衡滤波器需要在线加载均衡系数的特点,基于FPGA设计并实现了高效FIR滤波器,它能通过上位机对滤波系数实现在线配置.由于采用模块化设计,可根据FPGA硬件资源量,方便实现对滤波器阶数的增减.最后在EP3C40系列FPGA中实现了128阶的FIR滤波器,并通过重载系数,实现了带阻功能,经扫频仪测量,达到了设计要求.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号