首页> 外文期刊>Electronics Letters >Latch-based FPGA emulation method for design verification: case study with microprocessor
【24h】

Latch-based FPGA emulation method for design verification: case study with microprocessor

机译:用于设计验证的基于锁存的FPGA仿真方法:微处理器的案例研究

获取原文
获取原文并翻译 | 示例
       

摘要

Using latches in a digital design is considered wrong owing to the timing issue. Field-programmable gate array (FPGA) vendors also recommend flip-flops instead of latches in emulation. In this reported work, however, the usefulness and benefit of utilising latches in FPGA emulation for processor design verification is demonstrated. The study shows that a latch-based register file provides the seamless capability of functionality validation, whereas the flip-flop based one requires modification to the original design, potentially harming the completeness of functional verification. Experiment results with Xilinx and Altera devices show marginal differences in terms of emulation performance and area requirement in both approaches. This study reveals that replacing SRAM with latches rather than flip-flops is appealing and preferable in emulation with FPGAs.
机译:由于时序问题,在数字设计中使用锁存器被认为是错误的。现场可编程门阵列(FPGA)供应商还建议在仿真中使用触发器而不是锁存器。但是,在这份报告的工作中,展示了在FPGA仿真中利用锁存器进行处理器设计验证的有用性和好处。这项研究表明,基于锁存器的寄存器文件提供了功能验证的无缝功能,而基于触发器的寄存器文件则需要对原始设计进行修改,从而有可能损害功能验证的完整性。 Xilinx和Altera器件的实验结果表明,两种方法在仿真性能和面积要求方面都存在边际差异。这项研究表明,用锁存器代替触发器代替SRAM是有吸引力的,并且在用FPGA进行仿真时更可取。

著录项

  • 来源
    《Electronics Letters》 |2011年第9期|p.532-533|共2页
  • 作者

    Kim M.; Kong J.; Suh T.; Chung S.W.;

  • 作者单位

    Division of Computer and Communication Engineering, Korea University, Seoul 136-713, Republic of Korea;

  • 收录信息
  • 原文格式 PDF
  • 正文语种 eng
  • 中图分类
  • 关键词

  • 入库时间 2022-08-18 01:47:07

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号