首页> 外文期刊>Electronics Letters >Low-power, wide-range time-to-digital converter for all digital phase-locked loops
【24h】

Low-power, wide-range time-to-digital converter for all digital phase-locked loops

机译:适用于所有数字锁相环的低功耗,宽范围时间数字转换器

获取原文
获取原文并翻译 | 示例
           

摘要

A time-to-digital converter (TDC) for a low-power, wide-range all digital phase-locked loop (ADPLL) is presented. The proposed TDC uses an enabling signal with variable duration to achieve low power and wide range. For verification purpose, the ADPLL is fabricated in a 0.11 μm CMOS technology. The ADPLL dissipates 6.02mW at an output frequency of 1.68GHz and its output frequency is measured as 0.24-1.68 GHz from a 1.2 V supply.
机译:提出了一种用于低功耗,宽范围全数字锁相环(ADPLL)的时间数字转换器(TDC)。提议的TDC使用具有可变持续时间的启用信号来实现低功耗和宽范围。出于验证目的,ADPLL采用0.11μmCMOS技术制造。 ADPLL在1.68GHz的输出频率下耗散6.02mW,从1.2V电源测得的输出频率为0.24-1.68GHz。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号