...
首页> 外文期刊>Electronique >Le prototypage rapide à base de FPGA voit son débogage se simplifier
【24h】

Le prototypage rapide à base de FPGA voit son débogage se simplifier

机译:基于FPGA的快速原型已经简化

获取原文
获取原文并翻译 | 示例

摘要

Le prototypage rapide d'une conception de circuits ou de SoC via la mise en œuvre de cartes à base de FPGA est de plus utilisé au sein des équipes de vérification. On en connaît les raisons : la capacité de vérifier à vitesse élevée (avec des temps de runtime très courts) pour un coût modéré. Cependant, le manque de visibilité du design, une fois qu'il a été implanté sur plusieurs FPGA, rend le débogage de l'ensemble souvent long et délicat. Sans compter les retards accumulés qui empêchent une vérification le plus en amont possible du cycle de desian ainsi que le déploiement des solutions de covérification logiciel-matériel. C'est pour surmonter cette difficulté que SpringSoft lance ProtoLink Probe Visualizer, une technologie originale, mix de cartes, de logiciels et de blocs IP spécifiques, dont l'objectif est d'améliorer la visibilité d'une conception mappée sur plusieurs FPGA et de simplifier le débogage des cartes de prototypage base de FPGA. Cette approche originale, bénéficiant de plusieurs dépôts de brevets, assure un lien optimisé entre une station de travail classique et des cartes de prototypages du commerce, pour un mode d'émulation in-circuit traditionnel.
机译:验证团队还使用通过基于FPGA的卡实现电路或SoC设计的快速原型制作。我们知道原因:能够以中等成本进行高速检查(运行时间非常短)。但是,一旦在多个FPGA上实现了设计,就缺乏设计的可视性,这使得调试该套件的过程通常很漫长而又微妙。没有计算累积的延迟,这些延迟会阻止尽早进行设计周期验证以及软件-硬件共同验证解决方案的部署。为了克服这一困难,SpringSoft推出了ProtoLink Probe Visualizer,这是一项原始技术,结合了卡,软件和特定的IP块,其目的是提高映射到多个FPGA上的设计的可视性。简化基于FPGA的原型卡的调试这种原始方法得益于多项专利申请,确保了传统工作站仿真模式下经典工作站与商业原型卡之间的优化链接。

著录项

  • 来源
    《Electronique》 |2011年第18期|p.18|共1页
  • 作者

  • 作者单位
  • 收录信息
  • 原文格式 PDF
  • 正文语种 fre
  • 中图分类
  • 关键词

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号