...
首页> 外文期刊>Electronique >LES CRITÈRES DE CHOIX
【24h】

LES CRITÈRES DE CHOIX

机译:选择标准

获取原文
获取原文并翻译 | 示例
           

摘要

Une architecture DPD polyphasée peut être mise en œuvre lorsque la bande passante du signal est supérieure à la fréquence d'horloge du FPGA qui implémente le circuit DFE radio. Une configuration de ce type repose sur une architecture à double branche acceptant des fréquences de 491 MHz (2×245MHz) ou de 736 MHz (2×368MHz) et pouvant ainsi traiter des signaux dont la largeur de bande RF est supérieure à 100 MHz. De manière générale, le taux d'utilisation des ressources est plus élevé dans les architectures de type polyphasé, comparé aux conceptions équivalentes non polyphasées.
机译:当信号带宽大于实现无线电DFE电路的FPGA的时钟频率时,可以实现多相DPD架构。这种类型的配置基于双分支架构,接受491 MHz(2×245MHz)或736 MHz(2×368MHz)的频率,因此能够处理RF带宽大于100 MHz的信号。通常,与等效的非多阶段设计相比,多阶段体系结构中的资源利用率更高。

著录项

  • 来源
    《Electronique》 |2012年第28期|p.81|共1页
  • 作者

  • 作者单位
  • 收录信息
  • 原文格式 PDF
  • 正文语种 fre
  • 中图分类
  • 关键词

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号