...
首页> 外文期刊>Electronic Product Design >Next-generation Verification IP for faster SoC verification
【24h】

Next-generation Verification IP for faster SoC verification

机译:下一代验证IP,可更快地进行SoC验证

获取原文
获取原文并翻译 | 示例

摘要

Synopsys' Discovery Verification IP [VIP] family is based on the company's new VIPER architecture. Discovery VIP is engineered for enhanced VIP performance, configurability, portability, debug, coverage and compliance management, and extensibility for the most complex SoC designs. The bulk of VIPER'S functionality and protocol correctness-checking comes from a layered protocol architecture implemented in SystemVerilog, using best practices for all methodologies.
机译:Synopsys的发现验证IP [VIP]系列基于该公司的新VIPER架构。 Discovery VIP设计用于增强VIP性能,可配置性,可移植性,调试,覆盖和合规性管理以及针对最复杂SoC设计的可扩展性。 VIPER的功能和协议正确性检查的大部分来自在SystemVerilog中实现的分层协议体系结构,其中使用了所有方法的最佳实践。

著录项

  • 来源
    《Electronic Product Design 》 |2012年第4期| p.4| 共1页
  • 作者

  • 作者单位
  • 收录信息 美国《工程索引》(EI);
  • 原文格式 PDF
  • 正文语种 eng
  • 中图分类
  • 关键词

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号