首页> 外文期刊>IEEE Design & Test of Computers Magazine >Saving power by synthesizing gated clocks for sequential circuits
【24h】

Saving power by synthesizing gated clocks for sequential circuits

机译:通过合成时序电路的门控时钟来节省功率

获取原文
获取原文并翻译 | 示例

摘要

Portable devices demand low power consumption to prolong battery life. Gating the clock is one strategy for saving power. The authors' technique identifies self-loops in an FSM and uses the function described by the self-loops to gate the clock. Applying these techniques to standard benchmarks achieved an average 25% less power dissipation at a cost of only 5% more area.
机译:便携式设备要求低功耗以延长电池寿命。门控时钟是一种节省功耗的策略。作者的技术可以识别FSM中的自环,并使用自环描述的功能来控制时钟。将这些技术应用于标准基准可以平均减少25%的功耗,而面积仅增加5%。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号