首页> 外文期刊>Design & Test of Computers, IEEE >Exploring NoC-Based MPSoC Design Space with Power Estimation Models
【24h】

Exploring NoC-Based MPSoC Design Space with Power Estimation Models

机译:利用功耗估算模型探索基于NoC的MPSoC设计空间

获取原文
获取原文并翻译 | 示例

摘要

This model-based methodology and supporting toolset lets designers estimate application-specific network-on-chip (NoC) power dissipation at early stages of the design flow. An actor-oriented simulation framework captures the NoC's dynamic behavior and feeds its parameters to a rate-based power estimation model. Integrating this model into the proposed design flow enables the analysis of different design parameters and the identification of the most power-efficient application platform mappings.
机译:这种基于模型的方法和支持工具集使设计人员可以在设计流程的早期阶段估计专用于芯片的网络(NoC)功耗。面向参与者的仿真框架捕获了NoC的动态行为,并将其参数提供给基于速率的功率估算模型。将该模型集成到建议的设计流程中,可以分析不同的设计参数并确定最省电的应用平台映射。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号