首页> 外文期刊>IEEE Transactions on Circuits and Systems. II, Express Briefs >A wideband sigma-delta phase-locked-loop modulator for wireless applications
【24h】

A wideband sigma-delta phase-locked-loop modulator for wireless applications

机译:用于无线应用的宽带sigma-delta锁相环调制器

获取原文
获取原文并翻译 | 示例

摘要

A wideband phase-locked-loop (PLL) modulator for wireless applications is reported. This modulator is based on PLL fractional-N frequency synthesis techniques along with sigma-delta modulation to randomize fractional-N spurs. A modified sigma-delta function allows for suppression of sigma-delta noise at lower frequencies, and hence allows for wider loop bandwidth. Also, sigma-delta quantization noise is reduced by using fractional division ratios. Low-power and low-area algorithmic techniques are used in the modified sigma-delta modulator in order to make it a feasible option. It is shown that the resulting modulator meets the GSM specifications and has a total power consumption of 2 mW at 1-GHz operation.
机译:报告了一种用于无线应用的宽带锁相环(PLL)调制器。该调制器基于PLL分数N频率合成技术以及sigma-delta调制,以随机化分数N杂散。改进的sigma-delta功能可抑制较低频率下的sigma-delta噪声,因此可实现更宽的环路带宽。另外,通过使用分数除法比例可以降低sigma-delta量化噪声。为了使其成为可行的选择,在修改的sigma-delta调制器中使用了低功耗和低面积算法技术。结果表明,所得到的调制器符合GSM规范,并且在1-GHz工作时的总功耗为2 mW。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号