首页> 外文期刊>Circuits and Systems II: Express Briefs, IEEE Transactions on >Low-Power 10-Gb/s Transmitter for High-Speed Graphic DRAMs Using 0.18- $muhbox{m}$ CMOS Technology
【24h】

Low-Power 10-Gb/s Transmitter for High-Speed Graphic DRAMs Using 0.18- $muhbox{m}$ CMOS Technology

机译:采用0.18- $ muhbox {m} $ CMOS技术的高速图形DRAM的低功耗10 Gb / s发送器

获取原文
获取原文并翻译 | 示例

摘要

This brief presents a 10-Gb/s transmitter using a low-power one-stage 8:1 multiplexer. In the proposed transmitter, a differential current-steering output driver with a multiphase multiplexer architecture is used to alleviate speed limitations of the DRAM process. The current-steering output driver reduces the required output swing and increases the bandwidth of the multiplexer. The proposed multiplexer accomplishes not only high-speed operation but also low power dissipation by using a pseudo-nMOS configuration with one-stacked switches and reducing the short-circuit current of the gate driver in the multiplexer. The prototype of the transmitter using a 0.18- $muhbox{m}$ CMOS technology achieves the power efficiency of 5.69 mW/Gb/s at the data rate of 10 Gb/s.
机译:本简介介绍了一个使用低功率一级8:1多路复用器的10 Gb / s发射机。在提出的发射器中,具有多相多路复用器架构的差分电流控制输出驱动器用于减轻DRAM过程的速度限制。电流控制输出驱动器减少了所需的输出摆幅,并增加了多路复用器的带宽。所提出的多路复用器通过使用带有一个堆叠开关的伪nMOS配置并减少多路复用器中栅极驱动器的短路电流,不仅可以实现高速操作,而且还可以实现低功耗。使用0.18-muhbox {m} $ CMOS技术的发送器原型在10 Gb / s的数据速率下实现了5.69 mW / Gb / s的功率效率。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号