首页> 外文期刊>ACM transactions on computer systems >Seer: Probabilistic Scheduling for Hardware Transactional Memory
【24h】

Seer: Probabilistic Scheduling for Hardware Transactional Memory

机译:Seer:硬件事务性内存的概率调度

获取原文
获取原文并翻译 | 示例

摘要

The ubiquity of multicore processors has led programmers to write parallel and concurrent applications to take advantage of the underlying hardware and speed up their executions. In this context, Transactional Memory (TM) has emerged as a simple and effective synchronization paradigm, via the familiar abstraction of atomic transactions.
机译:多核处理器的普遍存在已导致程序员编写并行和并发应用程序,以利用底层硬件并加快其执行速度。在这种情况下,通过熟悉的原子事务抽象,事务存储(TM)已经成为一种简单而有效的同步范例。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号