首页> 中文期刊> 《无线电工程》 >基于IP核FIR滤波器的设计与FPGA实现

基于IP核FIR滤波器的设计与FPGA实现

         

摘要

介绍了一种基于Altera公司IP核进行FIR数字滤波器的参数设计及在FPGA中的快速实现方法.为了达到FIR滤波器的性能要求,介绍了Matlab和IP核中信道冲激响应的阶数和时域系数的设计方法.编程实现了时域卷积运算,并给出了冲激响应和输入数据比特量化的方法和结果.为验证FIR滤波器设计的正确性,分别给出了Matlab和ModelSim中FIR低通滤波器的仿真输入波形和滤波输出波形.仿真结果表明,设计的滤波器通带信号完整,阻带滤波性能良好,该方法具有较好地适用性.

著录项

  • 来源
    《无线电工程》 |2017年第1期|79-82|共4页
  • 作者

    郭勇; 杨欢;

  • 作者单位

    南京北方信息控制集团有限公司产品研发中心,江苏南京211153;

    南京北方信息控制集团有限公司产品研发中心,江苏南京211153;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 TN911.12;
  • 关键词

    FIR; IP核; FPGA; 时域卷积; 波形验证;

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号