首页> 中文期刊> 《集成电路与嵌入式系统》 >FPGA的三重可寻址存储器加速更新机制

FPGA的三重可寻址存储器加速更新机制

     

摘要

本文提出了两种适用于基于FPGA的TCAM的更新机制,并成功在Xilinx Virtex-6 FPGA上实现。该更新机制包括加速MUX更新机制和低成本LUT更新机制。MUX更新机制仅使用3个输入/输出(I/O)引脚,可提供W+1时钟周期的更新延迟,W是TCAM的宽度;通过使用W I/O引脚,LUT更新机制可产生一个恒定的2个时钟周期的更新延迟,与TCAM的大小无关。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号