首页> 中文期刊> 《集成电路与嵌入式系统》 >FPGA的可配置卷积运算单元的设计与实现

FPGA的可配置卷积运算单元的设计与实现

     

摘要

提出了一种新的可配置卷积运算单元结构设计。该结构通过配置寄存器的信息实现重新配置卷积运算单元的电路结构,达到卷积运算单元电路复用的目的。本文以该结构为基础,设计并实现了卷积运算单元电路。对于ResNet-50网络模型,两张图片同时加速处理的时钟周期数比两张图片依次加速处理的时间周期数减少了10.26%;对于ResNet-101网络模型,两张图片同时加速处理的时钟周期数比两张图片依次加速处理的时间周期数减少了9.95%。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号