首页> 中文期刊> 《计算机辅助设计与图形学学报》 >基于SAT的快速电路时延计算

基于SAT的快速电路时延计算

         

摘要

针对现有的基于时间展开电路求解时延算法在电路规模较大或者时延模型精度较高时效率较低的问题,提出一种基于子电路抽取的电路时延计算方法.基于展开电路,通过分析输出端约束找到相关的输出端,利用回溯抽取与这些输出端相关的逻辑锥子电路,并在子电路而不是在展开电路上进行求解,由于抽取的子电路的规模远小于展开电路的规模,加速了求解过程;同时提出了抽象电路的概念,并分析了抽取子电路的同构特性,通过在抽象电路上进行预处理得到学习子句,从而可以利用学习子句加速每一次的SAT求解过程.在ISCAS85和ISCAS89电路上的实验结果表明,采用文中方法使得电路时延的求解效率平均提高了约8倍.

著录项

  • 来源
    《计算机辅助设计与图形学学报》 |2011年第3期|480-487|共8页
  • 作者单位

    中国科学院计算机系统结构重点实验室,北京100190;

    中国科学院计算技术研究所,北京100190;

    中国科学院研究生院,北京100049;

    中国科学院计算机系统结构重点实验室,北京100190;

    中国科学院计算技术研究所,北京100190;

    中国科学院计算机系统结构重点实验室,北京100190;

    中国科学院计算技术研究所,北京100190;

    中国科学院计算机系统结构重点实验室,北京100190;

    中国科学院计算技术研究所,北京100190;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 TP391.72;
  • 关键词

    可满足性; 电路时延; 电路展开;

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号