首页> 中文期刊>工业控制计算机 >PCIE信号完整性问题的分析与优化

PCIE信号完整性问题的分析与优化

     

摘要

PCI-Express是点对点的高速差分互连总线,是计算机系统上高速IO常用的总线,根据吞吐带宽的要求,可选择X1、X4、X8、X16的模式。由于PCIE2.0速率已达5Gbps,对传输线距离有一定的限制,若要实现超长距离的传输会导致信号衰减过大,在芯片接收端造成码间干扰、抖动、损耗等问题。针对工业计算机PCIE2.0长距离传输的互连拓扑,通过中继器的方式加强PCIE信号驱动力,改善长距离传输导致的信号完整性问题,经过实际的检测效果良好。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号