首页> 中文期刊> 《电子设计工程》 >基于FPGA的高频时钟的分频和分配设计

基于FPGA的高频时钟的分频和分配设计

         

摘要

介绍了为PET(正电子发射断层扫描仪 )的前端电子学模块提供时间基准而设计的一种新型高频时钟扇出电路。该电路利用FPGA芯片来实现对高频时钟的分频与分配 ,并用LVDS传输标准对生成的多路时钟信号进行传输 ,从而最大程度地减少了输出各路时钟之间的延时偏差 ,同时利用低压差分信号的传输特性增强了信号的抗干扰能力。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号