首页> 中文期刊> 《电子世界》 >基于CRC算法的Rom Bist设计

基于CRC算法的Rom Bist设计

         

摘要

存储器内置自测试是嵌入式存储器测试的一种极为重要的方法,本文以ROM测试作为研究的对象。而CRC码(循环校验码)是一种在实际通信中应用很广泛的差错控制编码,具有很强的检错能力,可以很好的完成Rom内容的校验测试。本文把CRC串行运算方法作为依据,连续完成8bit串行运算作为一个单元,实现了8bitCRC并行运算,并通过逻辑推理和运算,给出了Verilog HDL语言的逻辑表达式。最后,基于CRC算法提出了一种Rom测试的设计方案。

著录项

  • 来源
    《电子世界》 |2014年第15期|96-96,97|共2页
  • 作者

    郑晓亮; 戴澜;

  • 作者单位

    北方工业大学信息工程学院微电子中心;

    北方工业大学信息工程学院微电子中心;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类
  • 关键词

    CRC; ROM; BIST; Verilog HDL;

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号