首页> 中文期刊> 《电子设计工程》 >基于FPGA的高速同步HDLC通信控制器设计

基于FPGA的高速同步HDLC通信控制器设计

     

摘要

高级数据链路控制HDLC协议是一种面向比特的链路层协议,具有同步传输数据、冗余度低等特点,是在通信领域中应用最广泛的链路层协议之一.提出实现HDLC通信协议的主要模块-CRC校验模块及'0'比特插入模块的FPGA实现方法.CRC校验模块采用状态机设计方法,而'0'比特插入模块是利用FIFO实现,为HDLC通信控制器的设计提供新的思路.该方法已在Spartan3s400开发板上实现,并能正确传输.

著录项

  • 来源
    《电子设计工程》 |2010年第8期|175-178|共4页
  • 作者

    陈晨; 李志来; 徐伟; 金光;

  • 作者单位

    中国科学院长春光学精密机械与物理研究所,吉林,长春,130033;

    中国科学院研究生院,北京,100039;

    中国科学院长春光学精密机械与物理研究所,吉林,长春,130033;

    中国科学院长春光学精密机械与物理研究所,吉林,长春,130033;

    中国科学院长春光学精密机械与物理研究所,吉林,长春,130033;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 设计与性能分析;
  • 关键词

    HDLC协议; CRC校验; '0'比特插入; FPGA;

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号