首页> 中文期刊>计算机工程 >并行高吞吐率多模极化码编码器设计

并行高吞吐率多模极化码编码器设计

     

摘要

为获得可以支持多种码长、具有更高吞吐率的极化码编码器,提出一种32 bit并行级联的多模极化码编码器结构.每时钟周期内更新生成矩阵的32行,进行32 bit并行编码,从而加快编码速度.通过两级编码结构的级联简化编码器结构,以支持64 bit~4 096 bit码长的极化码编码.实验结果表明,在Xilinx XC6VLX240t的FPGA上,该编码器主频为303.82 MHz,吞吐率为9.72 Gb/s,寄存器与查找表资源相比快速傅里叶变换结构分别降低了77.6%与63.3%,在65 nm CMOS工艺下主频可达0.796 GHz,吞吐率可达24.615 Gb/s.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号