首页> 中文期刊> 《计算机工程与科学》 >基于FPGA的HS400模式eMMC控制器设计与实现

基于FPGA的HS400模式eMMC控制器设计与实现

     

摘要

介绍了eMMC及其在HS400高速数据传输模式下的工作原理,提出了一种eMMC控制器的设计方案.实现了200 MHz工作频率下,使用DDR传输模式进行数据传输的eMMC控制器,并通过CRC校验模块实现对传输数据的CRC校验,增强了系统的可靠性.实验平台采用母板/子板总体架构,在Xilinx Zynq-7000 FPGA开发板Zedboard上实现eMMC控制器,通过FMC接口与eMMC芯片子板进行通信传输.仿真及板级测试表明,HS400模式下数据读写的传输速率最高可达400MB/s,能够在实际的eMMC开发中有效提高eMMC设备的访问性能.

著录项

  • 来源
    《计算机工程与科学》 |2018年第6期|969-976|共8页
  • 作者

    张煜; 陈微; 吴利舟; 肖侬;

  • 作者单位

    国防科技大学计算机学院;

    湖南长沙410073;

    国防科技大学高性能国家重点实验室;

    湖南长沙410073;

    国防科技大学计算机学院;

    湖南长沙410073;

    国防科技大学计算机学院;

    湖南长沙410073;

    国防科技大学高性能国家重点实验室;

    湖南长沙410073;

    国防科技大学计算机学院;

    湖南长沙410073;

    国防科技大学高性能国家重点实验室;

    湖南长沙410073;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 多媒体技术与多媒体计算机;
  • 关键词

    eMMC; HS400模式; 控制器; FPGA;

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号