首页> 中文期刊> 《电子器件》 >高性能多模可编程CMOS输出缓冲器的研究实现

高性能多模可编程CMOS输出缓冲器的研究实现

             

摘要

提出了一种应用于专用集成电路(ASIC)和FPGA高速IO接口的通用型数据输出缓冲器(Output Buffer)及其ESD(Electrostatic Discharge)保护电路.电路采用新型三组电源供电模式,通过编程点精确控制输出驱动能力,支持多达16种最常用的数据传输协议,电路采用SMIC 0.18 μm CMOS MM工艺实现.仿真结果表明:output buffer输出信号可满足所有协议的电气要求,支持的所有协议均至少可在250 MHz频率下进行数据传输,传输延迟保持在660 ps~1 180 ps之间.

著录项

  • 来源
    《电子器件》 |2008年第5期|1483-1486|共4页
  • 作者单位

    华东师范大学微电子电路与系统研究所,上海,200062;

    华东师范大学微电子电路与系统研究所,上海,200062;

    华东师范大学微电子电路与系统研究所,上海,200062;

    华东师范大学微电子电路与系统研究所,上海,200062;

    华东师范大学微电子电路与系统研究所,上海,200062;

    华东师范大学微电子电路与系统研究所,上海,200062;

    华东师范大学微电子电路与系统研究所,上海,200062;

    华东师范大学,纳光电集成与先进装备教育部工程研究中心,上海,200062;

    南通大学江苏省专用集成电路设计重点实验室,江苏,南通,226007;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 场效应型;
  • 关键词

    输出缓冲器; 静电保护电路; 多协议支持;

相似文献

  • 中文文献
  • 外文文献
  • 专利