首页> 中文学位 >应用于全数字锁相环的分频器设计
【6h】

应用于全数字锁相环的分频器设计

代理获取

目录

声明

第1章 绪论

1.1 研究背景及研究意义

1.2 国内外研究现状

1.3 论文的主要工作

1.4 论文的组织结构

第2章 分频器电路的基本原理

2.1 分频器技术概述

2.2 注入锁定分频器的基本原理

2.3 CML二分频电路基础

2.4 整数分频器基础

2.5 本章小结

第3章 毫米波注入式分频器

3.1 毫米波ILFD性能分析和优化方案

3.2 ILFD的电路设计

3.3 ILFD的版图设计与测试

3.4 本章小结

第4章 数字逻辑分频器的设计

4.1 毫米波DCML二分频的性能分析以及优化方案

4.2 双模分频器中的触发器

4.3 数字逻辑分频器的电路设计

4.4 数字逻辑分频器的后仿分析及测试结果分析

4.5 本章小结

第5章 总结与展望

5.1 工作总结

5.2 设计的不足以及进一步工作的展望

参考文献

攻读硕士学位期间发表的论文

致谢

展开▼

著录项

  • 作者

    蔡婧怡;

  • 作者单位

    东南大学;

  • 授予单位 东南大学;
  • 学科 电子与通信工程
  • 授予学位 硕士
  • 导师姓名 唐路;
  • 年度 2020
  • 页码
  • 总页数
  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 V55TP3;
  • 关键词

相似文献

  • 中文文献
  • 外文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号