首页> 中文学位 >基于40nm CMOS工艺的0.2-2.5GHz射频前端电路设计
【6h】

基于40nm CMOS工艺的0.2-2.5GHz射频前端电路设计

代理获取

目录

声明

第 1 章绪论

1.1研究背景与意义

1.2 CMOS宽带射频前端电路国内外研究现状

1.3研究内容与设计指标

1.4论文结构

第 2 章射频接收机理论基础

2.1射频接收机主要性能指标

2.2二端口网络S参数

2.3噪声理论

2.4宽带匹配技术

2.5接收机典型结构

2.6本章小结

第 3 章射频前端电路设计

3.1宽带射频接收前端电路的方案设计

3.2宽带射频前端电路中LNA的设计

3.3缓冲器电路的设计

3.4混频器的设计与分析

3.5宽带射频前端电路前仿真

3.6本章小结

第 4 章 射频前端电路的版图设计与后仿真

4.1版图设计的关键要素

4.2宽带射频前端电路版图设计

4.3宽带射频前端电路后仿真

4.4本章小结

第 5 章总结与展望

5.1工作总结

5.2工作展望

参考文献

致谢

攻读硕士学位期间发表的论文

附录

展开▼

著录项

  • 作者

    张硕;

  • 作者单位

    东南大学;

  • 授予单位 东南大学;
  • 学科 电子与通信工程
  • 授予学位 硕士
  • 导师姓名 李智群,梁雪;
  • 年度 2020
  • 页码
  • 总页数
  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 TP3TP2;
  • 关键词

相似文献

  • 中文文献
  • 外文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号