退出
我的积分:
中文文献批量获取
外文文献批量获取
田超;
合肥工业大学;
机译:基于OpenCL的异构计算框架下基于FPGA的卷积神经网络加速器设计
机译:基于FPGA的深卷积神经网络加速器设计技术识别器
机译:基于FPGA的卷积神经网络加速器设计
机译:基于FPGA的嵌入式设备卷积神经网络的加速器
机译:EDSSA:基于OpenCL的FPGA平台上的编码器 - 解码器语义分段网络加速器
机译:基于FPGA加速器提升卷积神经网络性能
机译:基于单事件翻转发生率的基于sRam的FpGa设计中的容错实现
机译:通过组合基于fpgas的数字加速器和基于对象的界面来设计通用高性能计算机应用程序的方法
机译:分布式微处理器系统与基于宏单元的设计相接口,该设计实现为ASIC或FPGA面包板以及相关的通用总线协议
抱歉,该期刊暂不可订阅,敬请期待!
目前支持订阅全部北京大学中文核心(2020)期刊目录。